Stiehler, Ralf: Konzeption, Entwicklung und Aufbau einer FADC-basierten Ausleseelektronik für das MAGIC-Teleskop. 2001
Inhalt
- Inhalt
- I.1 Einführung
- I.2 Das MAGIC-Cherenkov-Teleskop
- II. Grundlagen
- III. Aufbau eines FADC-Systems
- III.1 Gesamtübersicht
- III.2 Das FADC-Modul
- III.3 Das FADC-Motherboard
- III.3 Die Signalverteilung im System
- III.4 Die zentrale Clockerzeugung und Triggersynchronisation, Verteilung von Clock und Trigger
- III.5 Das Delay-Board zur Generierung von boardspez. Look-Up-Tabellen
- III.6 Die Auslese eines einzelnen Boards im Testaufbau
- III.7 Die Auslese des Gesamtsystems
- IV Messungen am FADC - System
- IV.1 Testmessungen am einzelnen FADC - Modul
- IV.2 Testmessungen an der Signalverteilung
- IV.3 Erfassung des Jitters und Offsets an einem 8-Kanal - FADC -Motherboard
- IV.4 Erfassung des Jitters an einem 32-Kanal-Prototypen
- V Zusammenfassung
- Quellennachweis
- Abstract
- Kurzfassung
- Anhang A - Einführung in den FPGA-Logikentwurf
- Anhang B - Schematics und Abel-Dateien des FPGA-Logikentwurfs
- Anhang C - Schaltpläne der einzelnen Platinen
- Anhang D :C-Quell-Datei zur Auslese mit PCI-I/O-Karte
- Danksagung
